上期话题
你们碰到最差的阻抗加工,有它差吗?
(戳题目,便可观察上期文章回头)
问答众人有碰到过一些阻抗加工差池的case吗,分享下你们的体验?
谢谢诸君网友的答复,下列是高速教师的一些观念:
1、首先众人需求知道,加工是必定会有差错的,因而板厂惯例会有正负10%的阻抗遏制衙役,差错的滥觞也说过很屡屡了,囊括了走线蚀刻,介质层流胶,表层绿油,表层电镀等要素;
2、其次咱们在计划上也也许直接的影响着加工差错,比方一个惯例的8mil线宽的计划会比极限的3mil下列线宽计划更浅显加工,换言之也便是加工差错能遏制得更正确,因而众人在计划上只管不要往极限的加工工艺上去走,留出更多的裕量对加工必定是有优点的;
3、结尾便是一旦呈现了题目何如去断定和排查了,①咱们也许经由网分,TDR反射计对去coupon条也许板内的走线停止阻抗测试;②想进一步排查起因,就也许像本文相同停止摧残性的切片尝试,直觉的看到传输线的哪个要素与计划有大的差池,进而致使阻抗的较大差池了。
(下列实质选自部份网友答题)
测试的功夫要用准则的计划器材,其它要斟酌材质的介电常数再有差错,不时良多功夫都是由于差错太大致使阻抗不相同
阻抗请求欧10%衙役,来料衡量发掘在95-99之间。那时阻抗计划请求放在板子计划文献里了,不过跟咱们阻抗测试的板厂好似准则不相同,从肇端点到吸收点测试,裸板测试,只取个中30%-70(有些20%-50%)的路线测试,这也是准则不相同致使终于有差错,再有也要分知道是裸板和加器件后测试。
SarahTu评分:3分
这个的确碰到过,有次加工一个高速板,计划走线45欧姆,终于做出来惟独40欧姆,板厂切片后的尺寸用SI计划值也是适才45欧姆,然则实测便是差错,疑惑是材料DK值和计划有差池,后来板厂也没剖析出起因,就没去管了
两处闲愁评分:3分
对于阻抗遏制,正常给厂家时都附有阻抗遏制表,不同的印制板厂,PCB的参数会有些差别,偶尔要提过与厂家疏通,获得该厂的一些参数数据。假若精度请求很高,工场正常会在PCB的临盆拼版板边恰当地位计划一些阻抗试样,以便对阻抗停止预检考证。文中客户都找你们计划了,还不让你们加工,找的这是啥厂家嘛
杆评分:3分
阻抗请求欧10%衙役,来料衡量发掘在95-99之间。那时阻抗计划请求放在板子计划文献里了,不过跟咱们投板材料的文献有点进出,以是做出来有差错,那时有几任性的发掘记号眼图fail。致使图象品质很差,其它个便是,阻抗测试的板厂好似不相同,从肇端点到吸收点测试,裸板测试,只取个中30%-70的路线测试,这也是准则不相同致使终于有差错,再有也要分知道是裸板和加器件后测试。
moody评分:3分
有个记号板,阻抗请求50欧10%衙役,来料衡量发掘在40-49之间。因阻抗偏小,品德员把题目在工程计划群里、在供应商群反响。绘图员收到后,陈说进程“画完板图预备下发时,客户权且请求在板的表面面贴敷银箔。”结尾反省到:“本人技术轻菜,脑壳空白,那时不过浅显把这些文字写到制板阐述里,其余的没有料到。”板厂收到音信后汇报到“劳动片模仿阻抗偏小,屡屡调动线宽线距,屡屡调配溶液试制,劳动片和首版件到达请求,但大伙不良率为20%。”结尾绘图员依据板厂提议更动了板图,从头制板后到达请求。
山川江南评分:3分
固然不懂得是不是阻抗差池的题目。咱们这边以前碰到过雷同的Gerber在不同厂家临盆出来的pcb,射频线记号的功用果然差别很大,某一厂家的以致让咱们的板子不能平常劳动。最红板厂供应的剖析汇报说层叠组织,介质等不同致使差池,哎
Jamie评分:3分
目前对阻抗有请求的计划,正常城市请求厂家供应阻抗测试条(良多功夫咱们都不去考证,出了题目才去测),以是正常阻抗不会出题目。
不过咱们却是出过一次题目,某高速时钟记号为了削减串扰,独自走在某一层,且没有包地,方圆险些没有任何铜皮。终究这根时钟记号阻抗偏高。经由和厂家疏通,才确认是由于侵蚀浓度差别太大造成的
Ben评分:3分
历来没有碰到过这么差的境况,差别这么大,预计是板厂堆栈犯错板材了,表层铜厚3.6mil,相当于2.6oz,板厂的基铜厚度很或者是1.5oz,以致2oz的,而后电镀后就成了3.6mil,铜厚上去了,线宽线距就小不了的。
不过抛开阻抗不谈,客户可真是赚大了,平常厚铜板然而要独自加收不少钱的啊
姚良评分:3分
有一个项目需求操纵pcb绕很长的线圈,造成pcb电感。由于谐振的干系,这个电感对直流电阻有所请求。结尾做出来的终于比计划的终于小,以致于谐振点漂移了。经由各式排查才确认,走在表层的线,其铜厚由于电镀的起因,厚度是不能正确遏制的,差池有点大。后来咱们改了计划,把线圈都放在内层(内层是芯板侵蚀而成,厚度遏制得好,便于计划)
欧阳评分:3分
一博计划的板子,应当是把叠层和阻抗请求都放在板子里了。并且用户下板也应当会提叠层和阻抗请求的。下板不提阻抗请求,制版不审慎看Gerber,这果然是绝配。也许,板厂懂得要做阻抗,但没做测试条,也不做测试,如此结尾一起防地也破了。
绝对零度评分:2分
碰到过fpc厂商把fpc的阻抗线最大最小值做到超出20%衙役的,然则均匀值OK,但超方向地点是参考面不完备的地点,没有做调动。比拟高速教师说的板厂,预计要强一点点。
涌评分:2分
咱们会在板边计划coupon,会请求板厂出货前给出测试汇报,同时本人也会拿到测试条停止考证,以保证不犯错
Alan评分:2分
《在超厚铜的记号层走高速线是何如一种体会?》
加强铜2oz越厚越隧道---彷佛还在被当做卖点扬言(固然他说的或者是内层但是良多花费者就认为一共层都是加强)
小能猫评分:2分
一分钱一分货,低廉的才是最贵的
QQ评分:2分
爆粗,被高速教师发掘是用手工蚀刻的了。
坛评分:2分
制板和剃发相同,Tony教员总有本人的主意
啓评分:2分
有没有主意把差错百分之十再做小一点
瞬息万变评分:1分
有没有或者是依照自力地位多弥补管教了
wikim评分:1分
这个契约上何如说?客户会怪你们没有输出明晰的加工请求而叱骂你们么后续是甚么呀好盼望
飛飛评分:1分
觉得是加工取的版本差错
湘云评分:1分
以是,照样要有认证板厂的。
Miramesa评分:1分
何如看积分排行榜:
在主页输入关键词:积分
答复数字猎取往期文章。(进取滑观察)
答复36→高速串行之S参数系列
答复35→高速串行之编码系列
答复34→高速串行之S参数-连贯器系列
答复33→高速串行简史系列
答复32→电源系列(下)
答复31→电源系列(上)
答复30→DDR系列(下)
答复29→DDR系列(上)
答复28→层叠系列(下)
答复27→层叠系列(上)
答复26→拓扑和端接系列(下)
答复25→拓扑和端接系列(上)
答复24→反射详解系列文章
答复23→阻抗系列(下)
答复22→阻抗系列(中)
答复21→阻抗系列(上)
答复20→绕线与时序
答复19→SERDES与CDR系列
答复18→既等长,何以不等时系列
答复17→cadence等长管教法则配置
答复16→DDR时序研习条记系列
答复15→串行系列
答复14→DDR记号完备性仿真引见系列
答复13→PCB计划技能分享一二
答复12→高速计划三座大山
答复11→PCB计划十大误区-绕不完的等长系列
答复10→PCB计划十大误区三
答复09→DDRX系列
答复08→高速串行系列
答复07→计划教师之回流计划系列
答复06→略谈AllegroPcbDesign小技能
答复05→PCB计划十大误区一二
答复04→微带线系列
答复03→抽丝剥茧系列
答复02→串扰探秘系列
答复01→案例分享系列
扫码